訊號完整性的定義 定義:訊號完整性(Signal Integrity,簡稱SI)是指在訊號線上的訊號質量。 差的訊號完整性不是由某一單一因素導致的,而是板級設計中多種因素共同 引起的。當電路中訊號能以要求的時序、持續時間和電壓幅度到達接收端時,該電路就有很好的訊號完整性。當訊號不能正常迴響時,就出現了訊號完整性問題。


訊號完整性包含:

1、波形完整性(Waveform integrity)

2、時序完整性(Timing integrity)

3、電源完整性(Power integrity)

訊號完整性分析的目的就是用最小的成本,最快的時間使產品達到波形完 整性、時序完整性、電源完整性的要求。

我們知道:電源不穩定、電源的干擾、訊號間的串擾、訊號傳輸過程中的反射,這些都會讓訊號產生畸變,看下麵這張圖,你就會知道理想的訊號,經過:反射、串擾、抖動,最後變成什麼鬼。


如果你的示波器測試上這樣的訊號,你一定會問,為什麼會這樣,怎麼去解決。

首先我們說一下反射:

反射--初始波

當驅動器發射一個訊號進入傳輸線時,訊號的幅值取決於電壓、緩衝器的內阻和傳輸線的阻抗。驅動器端看到的初始電壓決定於內阻和線阻抗的分壓。


反射繫數

ƒ 其中-1≤ρ≤1

當ρ=0時無反射發生

當ρ=1(Z 2 =∞,開路)時發生全正反射

當ρ=-1(Z 2 =0,短路)時發生全負反射




初始電壓,是源電壓Vs(2V)經過Zs(25歐姆)和傳輸線阻抗(50歐姆)分壓。

Vinitial=1.33V

後續的反射率按照反射繫數公式進行計算

源端的反射率,是根據源端阻抗(25歐姆)和傳輸線阻抗(50歐姆)根據反射繫數公式計算為-0.33;

終端的反射率,是根據終端阻抗(無窮大)和傳輸線阻抗(50歐姆)根據反射繫數公式計算為1;

我們按照每次反射的幅度和延時,在最初的脈衝波形上進行疊加就得到了這個波形,這也就是為什麼,阻抗不匹配造成訊號完整性不好的原因。

由於連接的存在、器件管腳、走線寬度變化、走線拐彎、過孔會使得阻抗不得不變化。所以反射也就不可避免。


電壓後者電流有變化,自然就會往外輻射電磁波


串擾是指當訊號在傳輸線上傳播時,因電磁耦合對相鄰的傳輸線產生的不期望

的電壓雜訊。

串擾是由電磁耦合引起的,耦合分為容性耦合和感性耦合兩種。

容性耦合是由於干擾源(Aggressor)上的電壓變化在被干擾對象(Victim)上

引起感應電流從而導致的電磁干擾;

而感性耦合則是由於干擾源上的電流變化產生的磁場在被干擾對象上引起感應電壓從而導致的電磁干擾。因此,訊號透過一導體時會在相鄰的導體上引起兩類不同的雜訊訊號:容性耦合訊號和感性耦合訊號。

感性耦合:

容性耦合:




來源:硬體十萬個為什麼 ;RFsister編輯整理

轉載聲明:本文旨在為射頻技術圈提供行業資訊閱讀。如有不正確或侵權問題,請第一時間聯繫我們處理! 尊重知識、尊重原創!


投稿郵箱:web@RFsister.com

| views:
继续阅读